计算机电路基础:试用同步4位二进制计数器74LS161和尽量少的门电路设计一个12进制计数器

试用同步4位二进制计数器74LS161和尽量少的门电路设计一个12进制计数器,已知输入时钟为CLK。要求:采用反馈清零法,并写出 的表达式,有关引脚不允许悬空。74LS161的功能表和逻辑符号分别如图5-5、图5-6所示。

第1个回答  2019-05-20
原理: 计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK触发器等。 按照计数器中的触发器是否同时翻脉冲信号分类,可将计数器分为同步计数器和异步计数器两种。同步计数器是指计数器内各触发器共同使用同一个输入的时钟,在同一个时刻翻转,计数速度快。异步计数器是指计数器内各触发器的输入时钟信号的来源不同,各电路的翻转时刻也不一样,因此计数速度慢。 74LS161是4位二进制同步加法计数器,除了有二进制加法计数功能外,还具有异步清零、同步置数、保持等功能。本回答被网友采纳