触发器的异步端一般是指异步清零端或异步置位端。
与同步清零端或同步置位端相比,两者区别如下:
同步清零或置位,电平有效后,时钟上升沿(或下降沿)时刻,清零或置位操作发生;
异步清零或置位,只要电平有效,清零或置位操作马上发生。
以74LS74为例:
74LS74只有异步置位/PRE1、/PRE2和异步清零/CLR1、/CLR2。
74LS74是一个双D触发器,可以用来设计二位二进制加法计数器。
原理:74LS74为双D触发器,即带有两个D触发器,令其各为一个计数器,再将其串联即可形成一个加法金属器。
组成异步计数器的触发器不是共用同一个时钟源,触发器的翻转不同时发生。
分类:计数器按计数脉冲的输入方式可分为:同步计数器和异步计数器。
扩展资料:
SD和RD接至基本RS触发器的输入端,它们分别是预置和清零端,低电平有效。
当SD=1且RD=0时(SD的非为0,RD的非为1,即在两个控制端口分别从外部输入的电平值,原因是低电平有效),不论输入端D为何种状态,都会使Q=0,Q非=1,即触发器置0;当SD=0且RD=1(SD的非为1,RD的非为0)时,Q=1,Q非=0,触发器置1,SD和RD通常又称为直接置1和置0端。我们设它们均已加入了高电平,不影响电路的工作。
参考资料来源:百度百科-D触发器