要求:当V1=1mA/1KHZ,Ri≧10KΩ时,Av≧100,并测试输入阻抗,输出无失真,限定Vcc=12,RL=3.9KΩ。采用3DG6C(β=60)完成。建议引入电压串联负反馈。观察引入负反馈后对电路性能的改善。
这是课程设计,不好意思啊,模电学的太烂了。帮帮忙,加分!
我一向都是使用现成的运放,没有用分立元件搭运放这方面的实践经验。我从一款高输入阻抗运放的数据手册中截取了它的内部电路图供你参考吧,它的差分输入对管是用的场效应管,你换成晶体管也可以工作,只是输入阻抗会低很多。
TL071内部电路图——
现在我做了一半,剩下的是要放大的倍数和各个电阻的数值。我这图现在是对的:麻烦给看看。行了加到五十。最远明天八点。谢谢
追答你图中的晶体管没有画出极性,是NPN管还是PNP管?