如何用CMOS集成电路制作8位的进制计数器?

如题所述

使用反馈预置法设计8进制计数器,8的二进制为1000,即Q2Q1Q0都为000,Q3为1,因此将Q3通过一个非门接入置位端,这样每次计数到7后被置为0,完成0-7的8进制计数。置数端D3D2D1D0设置为0。

扩展资料:

74L S161是四位二进制同步加法计数器,除了有二进制加法计数功能外,还具有以下功能:

1、异步清零功能:当CR=0时,不管其他输人端的状态如何(包括时钟信号CP),4个触发器的输出全为零。

2、同步并行预置数功能:在CR=1的条件下,当LD=0且有时钟脉冲CP的上升沿作用时,D3,D2,D1, D0输入端的数据将分别被Q3~ Q0所接收。由于置数操作必须有CP脉冲上升沿相配合,故称为同步置数。

3、保持功能:在CR=LD=1的条件下,当T=P=0时,不管有无CP脉冲作用,计数器都将保持原有状态不变(停止计数)。

4、同步二进制计数功能:当CR=LD=P=T=1时,74LS161处于计数状态,电路从0000状态开始,连续输入16个计数脉冲后,电路将从1111状态返回到0000状态。

5、进位输出C:当计数控制端T=1,且触发器全为1时,进位输出为1,否则为零。 

温馨提示:答案为网友推荐,仅供参考
相似回答
大家正在搜