.设计一个具有同步时钟使能、异步清零和同步预置数功能的六十进制加法计数器

一、设计任务
1.设计一个具有同步时钟使能、异步清零和同步预置数功能的六十进制加法计数器;
2. 设计一个共阴7段数码管控制接口,要求:在时钟信号的控制下,使用2位数码管动态刷新显示上述计数器的计数结果。
提示:
在实验仪器中,8位7段数码显示的驱动电路已经做好,并且其位选信号为3-8译码器的输出,所以我们在设计7段数码管控制接口时,其位选信号输出必须经8-3编码。

预置数起直接把你预先设置的数送入QA至QD输出的功能。同步预置是指CP到来时预置,异步预置指随时预置,只要条件满足。
比如,当你想要重3开始计数到9时,你就用输出10.1100时,用QC和QD的1信号相与的信号去控制预设值的控制信号。这样预设在DCBA的0011(3),就会直接输入到输出,输出就从9直接跳到3了,原来的10就被预置成了3,然后继续计数。

针对这个60进制,你可以用两个76161级联。个位上的芯片利用1001(9)时,的QAQD相与得到的,接到十位的CP输入端。这样实现进位。同时利用这个信号经过非门翻转后,接到同步预置LD上,DCBA预置为0000,实现计数到9,下一个CP进来时个位跳到0。十位芯片上利用异步清零的功能,当0110(6)时,用QCQB的1信号与非,接到清零控制RD,这样当60即变成0。即完成从0-59计数
温馨提示:答案为网友推荐,仅供参考
第1个回答  2010-06-08
有没有人顺便帮忙回答‘预置数到底起什么作用’啊???
非常感谢!